1.依勞委會公佈的最新試題,詳細解析各試題之機台及工作原理,使讀者能融會貫通。
2.循序漸進地介紹EDA軟體(Altera QuartusⅡ)的下載、安裝及開發環境的簡易操作。
3.以數位邏輯課程中「組合邏輯」與「循序邏輯」最基本的電路做範例,學習以繪製「邏輯電路圖」的方式來設計實作,易懂易學,並能以模擬來驗證結果。
4.以「分段設計」、「分段模擬」及「分段實機測試」,操作過程步驟詳盡、理論與實作兼顧,按部就班地學習,輕鬆完成整體測試與故障排除。
5.本書附錄加以介紹Altera MAX+plusII的設計與操作方式,使讀者能以不同的方式來設計電路。
第1章 數位電子乙級技能檢定應檢須知
壹、試題簡介 1-1
貳、術科技能檢定程序 1-2
參、應檢須知 1-4
肆、應檢人員自備工具表 1-5
第2章 電路板佈線圖繪製之工作規則
壹、繪圖規則 2-2
貳、焊接規則 2-4
參、裝配規則 2-5
第3章 Altera Quartus II安裝與簡介
壹、Quartus II 9.1SP2軟體之下載 3-2
貳、Quartus II 9.1SP2軟體之安裝 3-5
參、安裝Altera Blaster燒錄之驅動程式 3-12
肆、Quartus II軟體之設計流程 3-21
第4章 Altera Quartus II圖形編輯器簡介
壹、Altera Quartus II圖形編輯器簡介 4-2
貳、建立專案(Create Project) 4-3
參、產生設計檔(Create Design Entry-Block Digram/Schematic Files) 4-7
肆、編譯(Compilation) 4-23
伍、功能模擬(Function Simulation) 4-24
陸、指定腳位(Pins Assignment) 4-33
柒、編譯(Compilation) 4-34
捌、下載晶片(Download to Chip) 4-34
玖、硬體驗證(Hardware Verification) 4-34
第5章 四位數多工顯示器
壹、試題說明及動作要求(勞委會公告文件) 5-1
貳、機台電路結構與原理 5-2
參、CPLD電路設計及組裝步驟與注意事項 5-4
第6章 鍵盤掃瞄裝置
壹、試題說明及動作要求(勞委會公告文件) 6-1
貳、機台電路結構與原理 6-3
參、CPLD電路設計及組裝步驟與注意事項 6-10
第7章 數位電子鐘
壹、試題說明及動作要求(勞委會公告文件) 7-2
貳、機台電路結構與原理 7-3
參、CPLD電路設計及組裝步驟與注意事項 7-7
附錄一 四位數多工顯示器(MAX+plus II軟體操作) 附-1
附錄二 鍵盤掃瞄裝置(MAX+plus II軟體操作) 附-32
附錄三 數位電子鐘(MAX+plus II軟體操作) 附-64
附錄四 數位電子乙級技術士技能檢定術科測試場地設備表 附-90
附錄五 子電路板之電路圖、零件配置圖及蝕刻圖 附-92
附錄六 母子電路板組裝圖 附-94
附錄七 四位數多工顯示器之參考圖表暨材料表 附-96
附錄八 鍵盤掃瞄裝置之參考圖表暨材料表 附-101
附錄九 數位電子鐘之參考圖表暨材料表 附-106